Cisco ONS(Optical Networking System) 15454는 336개의 VT1.5(Virtual Destination Level 1.5) 회로의 최대 스위칭 기능을 제공합니다.UPSR(Unidirectional Path Switched Ring) 또는 Linear 1 + 1을 실행하는 경우 이 수에 도달할 수 없습니다. 이러한 아키텍처를 변환하면 224 VT1.5 회로의 낮은 최대 스위칭 기능이 제공됩니다.이 문서에서는 이러한 값을 얻기 위해 VT1.5 회로를 프로비저닝(또는 정리)하는 방법에 대해 설명하고, 이러한 최대값에 도달하기 전에 Cisco ONS 15454 사용자가 사용 가능한 VT1.5 회로를 사용할 수 없는 이유를 설명합니다.
참고: 포트 또는 카드의 모든 포트 또는 카드에 대한 첫 번째 VT 연결은 VTX(VT Cross Connection) 매트릭스에 있는 두 개의 STS-1(Synchronous Transport Signal level 1) 포트를 사용합니다. 하나는 STSX(STS Cross Connection) 매트릭스에서 VTX 매트릭스에, 다른 하나는 VTX 매트릭스에서 STSX 매트릭스로 돌아갑니다.해당 회로의 종료 중 하나가 UPSR 또는 Linear 1+1로 보호되는 옵티컬 라인 카드인 경우 VTX 매트릭스에서 STSX 매트릭스로 번진 추가 포트가 있습니다.포트 또는 카드가 VTX 매트릭스의 STS-1 포트에 연결되면 추가 대역폭을 줄이지 않고 최대 28개의 VT1.5 회로를 연결할 수 있습니다(즉, VTX 매트릭스에서 추가 STS-1 포트를 사용하지 않음).
이 문서에 대한 특정 요건이 없습니다.
이 문서는 특정 소프트웨어 및 하드웨어 버전으로 한정되지 않습니다.
문서 규칙에 대한 자세한 내용은 Cisco 기술 팁 표기 규칙을 참조하십시오.
특히 이 문서에서는 개별 라인 카드의 VT1.5 스위칭 기능에 대해 설명합니다.VT1.5 회로 스위칭을 담당하는 Cisco ONS 15454 Cross Connect(XC) 카드 및 Cross Connect VT(XC-VT 및 XC10G) 카드의 아키텍처그리고 이러한 카드가 BLSR(Bidirectional Line Switched Ring), UPSR, Linear 1 + 1 및 표준 STS-1 연결로 작동하는 방식을 보여줍니다.샘플 컨피그레이션에서는 최대 스위칭 기능을 달성하는 방법과 이러한 최대값에 도달하기 전에 (VTX는 자주 그리고 많은 다이어그램에서..) 매트릭스에서 사용 가능한 STS-1 포트를 내보내는 방법을 보여줍니다.
아래 표에는 XC-VTand XC10G에서 VT1.5 트래픽 스위칭에 사용할 수 있는 Cisco ONS 15454 라인 카드와 각 카드에 구성할 수 있는 최대 VT1.5 회선 수가 나와 있습니다.
카드 유형 | DS-1 | DS-3 | 향상된 DS-3 PM | EC-1 | DS-3 TMUX* | OC-3 | OC-12 | OC-48 | OC-48 ELR ITU | LS OC-48 IR | LS OC-48 LR | OC 192 LR | 10/100 이더넷 | 기가비트 이더넷 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
DS-1 | 14 | 14 | 14 | 14 | 14 | 14 | 14 | 14 | 14 | 14 | ||||
DS-3 | ||||||||||||||
향상된 DS-3 PM | ||||||||||||||
EC-1 | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
DS-3 XM-6/TMUX | 14 | 168 | 168 | 168 | 168 | 168 | 168 | 168 | 168 | 168 | ||||
OC-3 | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
OC-12 | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
OC-48 | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
OC-48 ELR ITU | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
LS OC-48 IR | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
LS OC-48 LR | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
OC 192 LR | 14 | 336 | 168 | 336 | 336 | 336 | 336 | 336 | 336 | 336 | ||||
10/100 이더넷 | ||||||||||||||
기가비트 이더넷 |
* TMUX = 전송 멀티플렉싱 프로토콜
참고: 각 카드의 모든 버전이 이 차트로 표시되는 것은 아니지만 주요 변경 사항은 반영되지 않습니다.
아래 표에는 Cisco ONS 15454 라인 카드의 I/O 형식, 내부 SONET 매핑 및 포트 기능이 나와 있습니다.내부 형식이 같은 카드를 교차 연결할 수 있습니다.
참고: DS-3 카드는 DS-3으로 매핑되고 DS-3 TMUX 카드는 VT1.5로 매핑되므로 내부적으로 DS-3(Digital Signal Level 3) 및 DS-3 TMUX 카드를 교차 연결할 수 없습니다.그러나 M13이 매핑된 경우 I/O 포트를 통해 이러한 카드를 연결할 수 있습니다.
카드 유형 | I/O 형식 | I/O 포트 | 내부 SONET 매핑 | STS 포트 |
---|---|---|---|---|
DS-1 | DS-1 | 14 | STS에 매핑된 VT1.5 | 1 |
DS-3 | DS-3 1 | 12 | STS에 매핑된 DS-3 | 12 |
향상된 DS-3 PM | DS-3 | 12 | STS에 매핑된 DS-3 | 12 |
EC-1 | DS-3 매핑된 STS, VT1.5 매핑된 STS 또는 일반 채널 STS(전기) 1 | 12 | STS 또는 STS-1에 매핑된 DS-3, VT1.5s | 12 |
DS-3 TMUX | M13 매핑된 DS-3 | 6 | STS에 매핑된 VT1.5 | 6 |
*OC-3 | DS-3 매핑된 STS, VT1.5 매핑된 STS, clear channel STS 또는 OC-nc ATM(Optical) | 4 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 12 3 |
OC-12 | DS-3 매핑된 STS, VT1.5 매핑된 STS, clear channel STS 또는 OC-nc ATM(Optical) 1 | 1 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 12 4 |
OC-48 | DS-3 매핑된 STS, VT1.5 매핑된 STS, clear channel STS 또는 OC-nc ATM(Optical) 1 | 1 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 48 5 |
OC-48 ELR ITU | 200GHz 간격 기반 18개의 OC-48 IYU 카드는 빨간색 및 파란색 대역에서 1로 작동합니다. | 1 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 48 5 |
LS OC-48 IR | DS-3 매핑된 STS, VT1.5 매핑된 STS, clear channel STS 또는 OC-nc ATM(Optical) 1 | 1 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 48 5 |
LS OC-48 LR | DS-3 매핑된 STS, VT1.5 매핑된 STS, clear channel STS 또는 OC-nc ATM(Optical) 1 | 1 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 48 5 |
OC-192 LR | DS-3 매핑된 STS, VT1.5 매핑된 STS, clear channel STS 또는 OC-nc ATM(Optical) 1 | 1 | STS 또는 STS-n/nc 2에 매핑된 DS-3, VT1.5s | 192 |
10/100 이더넷 | 이더넷(전기) | 12 | STS-nc에 매핑된 *HDLC의 이더넷 | 12 4 |
기가비트 이더넷 | 이더넷(전기) | 2 | STS-nc에 매핑된 HDLC의 이더넷 | 12 4 |
* OC = 옵티컬 캐리어
* HDLC = 하이 레벨 데이터 링크 제어
1 이 카드는 모든 유형의 DS-3 매핑, M13, M23, clear channel, DS-3 ATM을 수용할 수 있습니다.
2 이 카드의 SONET 매핑은 DS-3 매핑된 STS 또는 VT1.5 매핑된 STS일 수 있습니다.그러나 서로 다른 두 매핑 간에 변환되지는 않습니다.
3 STS 스트림 4개 각각은 STS-1s 또는 STS-3c의 배수로 구성할 수 있습니다.
4 STS 스트림은 STS-1s, STS-3cs, STS-6cs 또는 STS-12c의 배수로 구성할 수 있습니다.
5 STS 스트림은 STS-1s, STS-3cs, STS-6cs, STS-12cs 또는 STS-48의 배수로 구성할 수 있습니다.
참고: 이 문서에 포함된 회로 다이어그램을 따르려면 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 다운로드하십시오.
XC 카드는 Cisco ONS 15454 트래픽 카드 사이의 STS-1 레벨에서 모든 트래픽을 전환합니다.XC 카드를 통과하는 트래픽의 손실 또는 저하는 발생하지 않지만, 전달된 트래픽은 사용 가능한 STS-1 회로 중 일부를 사용합니다.예를 들어 OC-12는 12개의 STS 포트를 사용하고, 12포트 DS-3은 12개의 STS 포트를 사용하며, 14포트 DS-1은 1개의 STS 포트를 사용합니다.
XC 카드는 아래와 같이 두 개의 기본 STS ASIC(Application-Specific Integrated Circuit)로 구성됩니다.
각 XC 카드에는 24개의 포트, 12개의 입력 포트 및 12개의 출력 포트가 있습니다.Cisco ONS 15454 셸프에서 사용 가능한 각 라인 카드 슬롯을 하나의 입력 포트와 하나의 출력 포트가 나타냅니다.STS-48 라인 레이트만큼 높은 속도로 작동할 수 있는 4개의 입력 및 출력 포트 쌍은 고속 슬롯 5,6,12 및 13과 일치합니다. 나머지 8개의 입력 및 출력 포트 쌍은 최대 STS-12 라인 레이트로 작동합니다.최대 대역폭은 (4 x 48) + (8 x 12) 또는 288 STS-1 회로 입니다.그러나 각 연결에는 2개의 회로가 필요하므로 XC 카드를 통과할 수 있는 STS-1 연결의 유효 동시 수는 144개입니다. 모든 입력 포트의 STS-1은 모든 출력 포트에 매핑할 수 있습니다.XC 카드는 비차단으로 설계되었습니다. 즉, 144개의 STS-1 연결을 모두 최대 용량에 동시에 사용할 수 있습니다.
XC-VT 카드는 XC 카드와 동일한 기능을 제공합니다.또한 24개의 STS-1 레벨 포트와 VTX 매트릭스 하위 매트릭스를 연계할 수 있습니다.이를 통해 VT1.5 수준의 STS-1 레벨 및 교차 연결 회로 아래에 들어갈 수 있습니다.XC10G 카드는 XC-VT 카드와 기능적으로 동일하지만 XC 및 XC-VT 카드 모두에서 몇 가지 향상된 기능을 제공합니다.이러한 개선 사항은 STS-1 수준 연결을 처리하는 기능이 향상되어 제공됩니다.STS-1이 STSX 매트릭스에 진입하므로 XC10G는 최대 대역폭(4 x 192) + ( 8 x 48) 또는 1152 STS-1 회로)을 제공합니다. STS-1은 STSX 매트릭스에 들어가므로 이 회로도 내보내야 합니다.그러면 XC10G 카드를 통해 576 STS-1s로 통과할 수 있는 STS-1 연결의 유효 동시 수가 유지됩니다.
XC-VT와 XC10G 모두에서 사용자는 VT의 관점에서 상호 연결할 수 있는 최대 VT1.5 회로 수 또는 총 336 VT를 보는 경우가 많습니다.그러나 이 문제를 해결하는 가장 좋은 방법은 VT가 아닌 VTX 매트릭스에 연결되는 24개의 STS-1 포트를 연결하는 것입니다.이러한 제한은 이 프로세스를 이해하는 데 있어 중요한 요소입니다.
어떤 포트나 카드에서든 다른 포트 또는 카드에 대한 첫 번째 VT 연결은 VTX 매트릭스에서 STSX 매트릭스에 이르는 두 개의 STS-1 포트, VTX 매트릭스에서 STSX 매트릭스에 이르는 다른 포트를 사용합니다.해당 회로의 종료 중 하나가 UPSR 또는 Linear 1+1로 보호되는 옵티컬 라인 카드인 경우 VTX 매트릭스에서 STSX 매트릭스로 번진 추가 포트가 있습니다.포트 또는 카드가 VTX 매트릭스의 STS-1 포트에 연결되면 추가 대역폭을 줄이지 않고 최대 28개의 VT1.5 회로를 연결할 수 있습니다(즉, VTX 매트릭스에서 추가 STS-1 포트를 사용하지 않음).
XC-VT 또는 XC10G 카드는 아래와 같이 세 번째 VTX ASIC를 제공합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
위에 표시된 것처럼 VTX ASIC는 24개의 STS-1 회로를 제공하며, 각 회선은 최대 28개의 VT1.5 회로로 그루밍할 수 있습니다.이는 672 VT1.5 회로의 이론적 대역폭을 제공하지만 각 VT1.5 연결에는 최소 2개의 회로가 필요하므로 XC-VT 또는 XC10G 카드를 통과할 수 있는 동시 VT1.5 연결 수는 336입니다.
참고: XC10G는 STSX Matrix에서만 확장된 기능을 제공합니다.VTX 매트릭스는 XC-VT 카드와 동일하게 유지되며 336 VT1.5로 제한됩니다.
모든 VTX 입력 포트의 VT1.5는 모든 VTX 출력 포트에 매핑할 수 있습니다.XC-VT/XC10G 카드는 비차단으로 설계되었으며, 이는 모든 336 VT1.5 연결을 동시에 사용하여 용량을 최대화할 수 있음을 의미합니다.STS-1이 일부만 채워져도 STS-1의 모든 VT1.5가 VTX에서 종료됩니다.STS의 모든 VT1.5가 사용되고 모든 VTX ASIC의 STS-1 포트가 소비되면 VTX에는 모든 종료되는 STS의 모든 VT1.5를 전환할 수 있는 충분한 용량이 있습니다.따라서 VT1.5 종료 대신 VTX에서 STS-1 종료 수를 계산합니다.
즉, XC-VT/XC10G 카드는 VT1.5 트래픽에 대해 양방향 STS-12와 동등한 기능을 제공합니다.VT1.5 레벨 신호는 상호 연결, 삭제 또는 재배열될 수 있습니다.TCC(Timing Communications and Control) 카드는 STS-1별로 또는 VT1.5별로 각 슬롯에 대역폭을 할당합니다.VTX ASIC의 STS-1 포트 24개를 모두 사용하는 경우 추가 VT1.5 회로는 VTX 매트릭스에 액세스할 수 없습니다.
다음은 XC 및 XC-VT 라인 카드의 회선 아키텍처와 용량에 대한 간략한 개요입니다.
XC 또는 XC-VT 카드를 통과할 수 있는 최대 동시 STS-1 회로 수는 144개입니다.
XC 또는 XC-VT 카드의 모든 144 STS-1 회선을 사용하여 용량을 최대화할 수 있습니다.
XC10G 카드를 통과할 수 있는 최대 동시 STS-1 회로 수는 576개입니다.
XC10G 카드의 576 STS-1 회로는 모두 최대 용량에 사용할 수 있습니다.
XC-VT 또는 XC10G 카드를 통과할 수 있는 최대 VT1.5 연결 수는 336입니다.
XC-VT 또는 XC10G 카드의 모든 336 VT1.5 연결을 동시에 사용하여 용량을 최대화할 수 있습니다.
VTX ASIC의 용량을 계산할 때 VTX ASIC에서 종료되는 STS-1 회로 수를 계산합니다.
VTX ASIC의 최대 STS-1 포트 수는 24개입니다. 24개 포트를 모두 사용할 경우 추가 VT1.5 회로를 만들 수 없습니다.
XC 카드는 STS-to-STS 스위칭만 수행합니다.VT 레벨에서 스위칭은 없지만 카드는 STS-1 회로를 통해 VT1.5s를 터널링할 수 있습니다.
VT1.5 회로를 터널링할 때 XC 카드는 STS 흐름에서 수신 및 발신 VT 간에 직접 매핑을 제공하고 TSI(Time Slot Interchange)를 제공하지 않습니다.
XC-VT 또는 XC10G 카드를 사용하면 한 STS에서 여러 STS로 VT1.5 연결을 매핑하거나 VT 1.5s에서 TSI를 수행할 수 있습니다.
VT1.5s가 XC-VT 또는 XC10G 카드를 통해 터널링되는 경우 VTX ASIC를 통과하거나 24개의 STS-1 대역폭을 사용하지 않습니다.
BLSR을 사용할 때의 동작은 VTX ASIC에서 일반 STS-1 연결을 생성할 때와 동일합니다.소스 STSX ASIC 1에서 VTX로 종료되는 모든 STS-1 회선에 대해 VTX에서 대상 STSX ASIC 2로 두 번째 STS-1이 필요합니다.
이는 최대 336개의 회로 스위칭 용량을 달성할 수 있다는 것을 의미합니다. 즉, 각각 24개의 포트를 사용하여 최대 28개의 VT1.5s로 채워진 12개의 STS-1 회로를 통해 총 336개의 회로(12 x 28 = 336)가 생성됩니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
참고: VTX 매트릭스에서 STS-1을 사용하거나 VTX 매트릭스에서 사용하는 것은 노드별로 사용되지 않습니다.VT1.5 회로가 프로비저닝되는 각 및 모든 노드에서 두 개의 STS-1 연결이 사용됩니다.
UPSR 또는 Linear 1 + 1을 사용할 때의 동작은 224 VT1.5 회로의 낮은 최대 스위칭 기능을 제공합니다.소스 STSX ASIC 1에서 VTX로 종료되는 모든 STS-1 연결에 대해 VTX에서 대상 STSX ASIC 2로 2개의 추가 STS-1 연결(작동 및 보호)이 필요합니다.
즉, 최대 스위칭 용량 224개를 구현할 수 있습니다. 즉, STS-1 회로 8개는 각각 28개의 VT1.5s로 채워지며 총 224개의 회로(8 x 28 = 224)가 사용됩니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
참고: VTX 매트릭스에서 STS-1s를 사용하거나 VTX 매트릭스에서 STS-1s를 사용하는 것은 노드별로 사용되지 않습니다.VT1.5 회로가 프로비저닝되는 각 및 모든 노드에서 두 개의 STS-1 연결이 사용됩니다.VT 1.5가 삭제되는 노드에 3개, UPSR 링에서 다른 UPSR 링으로 교차할 때 4개를 사용할 수 있습니다.
Point-to-Multipoint 연결에서 포트 대 연결 비율은 Point-to-Point 연결에서와 같이 2:1이 아닙니다.회선 연결 수 대신 종료되는 물리적 STS-1 포트 수를 계산하는 것이 중요합니다.Point-to-Multipoint 연결은 UPSR/BLSR과 일치하는 노드의 브로드캐스트 비디오(단방향) 및 Drop-and-Continue 사이트에 사용됩니다.
Point-to-point Connection A를 슬롯 1/포트 3/STS 2(1/3/2)에서 슬롯 2/포트 2/STS 4(2/2/4)으로 생성할 경우 2개의 포트가 사용됩니다.4/4/4 및 5/5/5에 매핑된 2/2/2이 있는 지점-다중 지점 연결 B를 생성하면 3개의 포트가 사용됩니다.총 가용 포트 288개에서 연결 A와 연결 B(5개 포트)의 합계를 뺀 결과 STSX에 283개의 논리 포트가 남아 있습니다.단방향 플로우인 경우 연결 A는 하나의 포트를 사용하고 연결 B는 1.5개의 포트를 사용합니다.
참고: 교차 연결 카드는 양방향 흐름을 2개의 단방향 연결로 보기 때문에 단방향 연결은 0.5씩 증가합니다.라인 카드 용량 및 특성 테이블에는 양방향 용어로 제한이 있습니다.
현재 STSX가 비차단이므로 이러한 계산을 수행할 필요가 없습니다.STSX에는 모든 포트/STS를 모든 포트/STS로 전환할 수 있는 용량이 있습니다.
위에서 설명한 많은 개념은 다음 예에 나와 있습니다.첫 번째 예는 STS-1 회로를 통해 VT1.5 연결이 올바르게 프로비저닝되는 방법을 보여줍니다.두 번째 예는 잘못된 프로비저닝이 가용 대역폭을 초과하여 오류를 일으킬 수 있는 방법을 보여줍니다.
이 예에서는 아래 이미지와 같이 물리적 슬롯 4와 17에 2개의 EC(Electrical Card)-1 카드가 설치되었습니다.각 EC-1 카드는 12개의 STS-1 포트를 제공합니다.물리적 슬롯 4의 소스 EC-1 카드의 포트 1은 물리적 슬롯 17의 대상 EC-1 카드의 포트 1에 연결되어 있습니다. 이를 위해서는 VTX ASIC에서 두 개의 STS-1 회로(소스 1개와 대상 1개)가 종료되어야 하므로 VTX ASIC에서 VTX ASIC의 가용 대역폭이 24개의 STS-1 포트에서 22개의 STS-1 포트로 줄어듭니다.
이 예에서는 VTX ASIC의 두 STS-1 포트(소스 및 대상)에 여러 VT1.5 연결을 프로비저닝하는 방법을 보여 줍니다.그루밍이라고 하는 이 프로세스를 사용하면 VTX ASIC에 있는 24개의 STS-1 포트 각각에서 28개의 사용 가능한 VT1.5 회로를 모두 사용할 수 있습니다.총 672 회로(28 x 24)의 대역폭을 산출하지만 각 VT1.5 연결에는 소스 회로와 목적지 회로가 모두 필요하므로 XC-VT에서 사용할 수 있는 최대 VT1.5 연결 수는 336입니다.
VT1.5 회로를 프로비저닝하려면 아래 절차를 따르십시오.
VT1.5 회로를 프로비저닝하려면 회로 생성 창에 회선 특성을 묻는 메시지가 표시됩니다.
VT1.5 회로를 프로비저닝하려면 VT를 선택한 다음 Route Automatically(자동으로 라우팅) 상자의 선택을 취소하여 VT1.5 회로가 따르는 경로를 수동으로 구성합니다.Next(다음)를 클릭합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
Circuit Creation(회선 생성) > Circuit Source(회선 소스) 창에서 VT1.5 회로가 이동할 EC-1 카드의 소스 노드, 물리적 슬롯 번호 및 포트를 설정합니다.
소스 EC-1 카드의 첫 번째 포트에 대해 STS-1 회로에서 첫 번째 VT1.5를 그루밍하려면 슬롯 4, 포트 1 및 VT 1을 선택합니다. 각 EC-1 포트가 단일 소스 STS-1에 매핑되므로 STS-1을 선택할 필요가 없습니다. Next를 클릭합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
Circuit Creation(회선 생성) >Circuit Destination(회선 대상) 창에서 VT1.5 회선이 이동할 EC-1 카드의 대상 노드, 물리적 슬롯 번호 및 포트를 설정합니다.
대상 EC-1 카드의 첫 번째 포트에 대해 STS-1 회로에서 첫 번째 VT1.5를 그루밍하려면 슬롯 17, 포트 1 및 VT 1을 선택합니다. 각 EC-1 포트가 단일 대상 STS-1에 매핑되므로 STS-1을 선택할 필요가 없습니다. Next를 클릭합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
Circuit Creation(회선 생성) 확인 창에서 그루밍되는 회로의 설정을 확인합니다.
아래 창에서는 슬롯 4에 있는 EC-1 카드의 포트 1에서 슬롯 17에 있는 EC-1 카드의 포트 1에 있는 VT1.5로 연결되는 소스 STS-1 회로의 VT1.5 연결 그루밍을 확인합니다. Finish(마침)를 클릭하여 회로를 생성합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
나머지 27개의 VT1.5s에 대해 1단계부터 4단계까지 반복하여 EC-1 카드의 포트 1을 연결하는 소스 및 목적지 STS-1 회로에 정리합니다.
이 작업은 개별적으로 또는 배수로 수행할 수 있습니다.Circuit Creation(회선 생성) > Circuit Attributes(회선 특성)의 첫 번째 화면 상자에 원하는 회로 수를 배치하여 여러 회로를 생성할 수 있습니다(1단계 참조). 이 정리 프로세스가 끝나면 모든 28개의 VT1.5 회로를 소스 및 대상 STS-1 회로에 프로비저닝해야 합니다.
아래에 표시된 Circuit Creation(회선 생성) > Circuit Destination(회선 대상) 창은 프로비저닝 중인 마지막 회로 대상 패널에 대한 것입니다.모든 28 VT1.5 회로는 물리적 슬롯 4의 EC-1 카드의 포트 1에 연결된 단일 대상 STS-1에 매핑되었습니다. 이러한 28 VT1.5 회로를 올바르게 정리하여 슬롯 17의 대상 EC-1 카드의 포트 1에 연결된 대상 STS-1의 100% 용량에 도달했습니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
아래에 표시된 Circuit Creation(회선 생성) > Circuit Destination(회선 대상) 창은 프로비저닝 중인 마지막 회로 대상 패널에 대한 것입니다.모든 28개의 VT1.5 회로는 물리적 슬롯 4에 있는 EC-1 카드의 포트 1에 연결된 단일 대상 STS-1에 매핑됩니다. 이러한 28개의 VT1.5 회로를 올바르게 정리하여 슬롯 17에 있는 대상 EC-1 카드의 포트 1에 연결된 대상 STS-1의 100% 용량에 도달했습니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
이 예에서는 두 개의 EC-1 카드가 물리적 슬롯 4 및 17에 설치되고 DS-3 카드가 물리적 슬롯 14에 설치되었습니다. 각 EC-1 카드는 12개의 STS-1 포트를 제공하며, 단일 VT1.5를 전달하는 STS-1 회로를 프로비저닝하여 각 카드의 포트를 서로 연결할 수 있습니다. 각 STS-1 연결에는 XC-VT-VTs 또는 XC10에 2개의 포트가 필요합니다. CVTX ASIC에서 포함된 VT1.5를 전환합니다.이러한 연결을 만들면 VTX ASIC에서 24개의 STS-1 포트가 모두 사용되므로 DS-3 카드에서 단일 VT1.5를 전달하는 추가 STS-1을 프로비저닝하려고 하면 VTX ASIC 제한을 초과하고 오류 메시지가 표시됩니다.
다음 단계는 잘못된 프로비저닝이 사용 가능한 대역폭을 초과하여 오류를 일으킬 수 있는 방법을 보여줍니다.
VT1.5 회로를 프로비저닝하려면 회로 생성 창에 회선 특성을 묻는 메시지가 표시됩니다.
VT1.5 회로를 프로비저닝하려면 VT를 선택한 다음 Route Automatically(자동으로 라우팅) 상자의 선택을 취소하여 VT1.5 회로가 따르는 경로를 수동으로 구성합니다.Next(다음)를 클릭합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
Circuit Creation(회선 생성) > Circuit Source(회선 소스) 창에서 생성 중인 VT1.5 회선에 대한 소스 정보를 설정합니다.
소스 EC-1 카드의 12개 포트는 각각 단일 STS-1 회로에 매핑됩니다.물리적 슬롯 4의 소스 EC-1 카드에서 첫 번째 포트를 선택하고 소스 포트에서 사용 가능한 28개의 VT1.5 연결 중 VT1을 선택하여 STS-1 회로 내에서 전달할 수 있습니다.Next(다음)를 클릭합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
Circuit Creation(회선 생성) > Circuit Destination(회선 대상) 창에서 생성 중인 VT1.5 회선에 대한 대상 정보를 설정합니다.
대상 EC-1 카드의 12개 포트는 각각 단일 STS-1 회로에 매핑됩니다.물리적 슬롯 17의 대상 EC-1 카드에서 첫 번째 포트를 선택하고 대상 포트에서 사용 가능한 28개의 VT1.5 연결 중 VT1을 선택하여 STS-1 회로 내에서 전달할 수 있습니다.Next(다음)를 클릭합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
Circuit Creation(회선 생성) 확인 창에서 프로비저닝 중인 회로의 설정을 확인합니다.
아래 창에서는 슬롯 4에 있는 EC-1 카드의 포트 1에서 슬롯 17에 있는 EC-1 카드의 포트 1까지 첫 번째 STS-1 회로의 정리가 완료되었는지 확인합니다. Finish(마침)를 클릭하여 회로를 생성합니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
소스 및 목적지 EC-1 카드의 12개 포트 각각에 대해 1~4단계를 반복합니다.
프로비저닝된 각 STS-1 회로는 XC-VTs 또는 XC10Gs VTX ASIC에서 STS-1 포트 2개를 번드립니다.12개의 포트가 모두 정리되면 VTX ASIC에서 사용 가능한 24개의 STS-1 포트가 모두 소비되고 VTX ASIC에서 사용 가능한 STS-1 대역폭이 완전히 사용됩니다.그러나 12개의 VT1.5 회선만 VTX ASIC 매트릭스를 통해 구축됩니다.
아래에 표시된 회선 생성 확인 창은 마지막 STS-1 회로가 슬롯 4에 있는 EC-1 카드의 포트 12에서 슬롯 17에 있는 EC-1 카드의 포트 12로 정리되기 바로 전에 표시됩니다. 표시된 것처럼 VTX ASIC에 있는 24개의 STS-1 포트가 모두 사용되었습니다.
참고: 이 다이어그램의 더 큰 버전은 Understand the XC and XC-VT STS-1 and VT 1.5 Cross Connection Matrix PDF 월차트를 참조하십시오.
이제 사용자가 물리적 슬롯 14의 DS-3 카드에서 물리적 슬롯 17에 있는 EC-1 카드의 포트 1에 있는 두 번째 VT1.5로 13번째 VT1.5 회로를 프로비저닝하려고 할 때 발생하는 상황을 고려하십시오. 첫 번째 VT1.5가 이미 사용되었다는 것을 기억하십시오. 사용자가 13번째 STS-1 회로를 그루밍하려고 시도하기 직전에 아래에 표시된 확인 패널이 나타납니다.
아래 표시된 Circuit Creation(회선 생성) 확인 창은 VTX ASIC에 사용 가능한 STS-1 포트가 없어 시도가 실패했음을 나타냅니다.
교차 연결에 대한 자세한 내용은 다음 PDF 월차트를 참조하십시오.
XC 및 XC-VT STS-1 및 VT 1.5 Cross Connection Matrix 월차트 이해